2017-02-23 00:00:00小静 EDA技术培训
E+S 选择
E+D 删除
E+G 对齐
E+G+L 左对齐
V+D 显示整个图形区域
V+F 显示所有元件
V+A 区域放大
V+E 放大选中的元件
V+P 以鼠标单击点为中心进行放大
V+O 缩小
V+5,1,2,4 放在50%,10%,200%,400%
V+N 将鼠标所在点移动到中心
V+R 更新视图
V+T 工具栏选择
V+W 工作区面板选择
V+G 网格选项
C 在视图区打开工程快捷菜单
P+B 放置总线
P+U 放置总线接口
P+P 放置元件
P+J 放置接点
P+O 放置电源
P+W 连线
P+N 放置网络编号
P+R 放置IO口
P+T 放置文字
P+D 绘图工具栏
D+B 浏览库
D+L 增加/删除库
D+M 制作库
T 打开工具菜单
R 打开报告菜单
W 打开窗口菜单
五、 其他
l 对象整体编辑
选元件——》查找相似对象——》编辑选项(如current footprint(same)选取了所有相同的封装,取消“运行检查器”选项)——》按住shift鼠标单击选中收索结果元件——》按住f11弹出inspector对话框,在current footprint选中封装修改之——》保存退出
l 制作元器件库时顺便加载封装
制作原理图元器件时顺便将pcb对应的库文件加载,保证引脚一一对应(pin maps),然后对元件进行规则检查
l 更改已存在的原理图元件库
以工程文件形式打开元件库——》ctrl+a——》ctrl+c——》新建原理库文件ctrl+v——》修改引脚——》修改元件属性——》重命名——》建在footprint pcb库封装——》编辑引脚图——》保存退出
队列粘贴可用在复制大量属性一致的引脚上
l 从已有的pcb项目中把原件库还原出来
打开pcb——》执行design——》make pcb library
l 从已有的sch原理图项目中把原件库还原出来
打开.sch文件——》执行design——》make project library
六、 绘制PCB的几个要点
l 布线顺序
先信号线,后电源地线
l 走线
Ø 蛇形线
P——》T: 布线
Shift+A: 切换成蛇形走线
`: 显示当前可用操作
1、2、3、4: 改变蛇形走线弧度
,。: 改变蛇形走线振幅
Tab: 设置走线类型(曲线、折线)
Ø 曲线
Ctrl+Shift+Space
Ø 等长线(走线完成后设置等长)
新建类:Design——》Classes,右键Net Class——》Add Class,右键重命名
添加网络:向内里面添加需要等长的网络
设置线路等长:T+R——》点击某条需要修改的线路——》Tab设置等长线参数——》点击“确定”,鼠标沿线路移动,直到长度达到要求
Ø 差分线
原理图中添加差分线(添加差分线标志,差分线组网络标签结尾为_p、_N),将差分线规则导入PCB板(直接update即可)——》PCB文件中打开PCB面板,在PCB面板选择Differential Pairs,在下面的框中选择All Differential Pairs,这样所有的差分对就在Designer框中出现了——》选中一对差分对,点击Rule Wizard,进入Differential Pairs Wizard界面,设置差分对规则——》Place——》Differential Paris Routing开始布线,差分线布线时,两根差分线会同时布线
Ø 等长蛇形差分线
Tool——》Interactive Diff Pair Length Tunning,调整方法与等长线一样
l 敷铜
Ø 矩形填充
Ø 多边形敷铜
Ø 多边形填充挖空
Ø 切断多边形填充区
861
人